Trabajos Prácticos
Sitio: | Campus Grado FI |
Curso: | Aula virtual - 86.41 / 66.17 - Sistemas Digitales |
Libro: | Trabajos Prácticos |
Imprimido por: | Invitado |
Día: | domingo, 5 de enero de 2025, 23:37 |
Descripción
Material para la realización de los trabajos prácticos
Tabla de contenidos
- 1. Trabajo Práctico 1
- 1.1. Video sobre Arquitectura de las FPGA
- 1.2. Diapositivas de Arquitectura de las FPGA
- 1.3. Enlaces a la Documentación de Xilinx de Arquitectura de las FPGA
- 1.4. Video sobre el Entorno de Desarrollo Vivado
- 1.5. Diapositivas del Entorno de Desarrollo Vivado
- 1.6. Enlaces a la Documentacion de Xilinx sobre el Entorno Vivado
- 1.7. Enunciado del Trabajo Práctico
- 1.8. Archivos del Trabajo Práctico
- 2. Trabajo Práctico 2
- 3. Trabajo Práctico 3
- 4. Trabajo Práctico 4
- 5. Trabajo Práctico 5
1. Trabajo Práctico 1
En este trabajo práctico se realiza la implementación de un sistema digital básico con el objetivo de que los alumnos se familiaricen con las herramientas de desarrollo
1.1. Video sobre Arquitectura de las FPGA
https://youtu.be/RQbPEPhoYcg
1.2. Diapositivas de Arquitectura de las FPGA
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/377/ArquitecturaDeLasFPGA.pdf
1.3. Enlaces a la Documentación de Xilinx de Arquitectura de las FPGA
ug-474 Recursos de logica
https://www.xilinx.com/support/documentation/user_guides/ug474_7Series_CLB.pdf
ug-471 Recursos de I/O
https://www.xilinx.com/support/documentation/user_guides/ug471_7Series_SelectIO.pdf
ug-476 Transceivers
https://www.xilinx.com/support/documentation/user_guides/ug476_7Series_Transceivers.pdf
ug-473 Recursos de memoria
https://www.xilinx.com/support/documentation/user_guides/ug473_7Series_Memory_Resources.pdf
ug-479 Bloques DSP
https://www.xilinx.com/support/documentation/user_guides/ug479_7Series_DSP48E1.pdf
ug-480 XADC
https://www.xilinx.com/support/documentation/user_guides/ug480_7Series_XADC.pdf
ug-472 Recursos de temporizacion
https://www.xilinx.com/support/documentation/user_guides/ug472_7Series_Clocking.pdf
ds-190 Introduccion a SoC
https://www.xilinx.com/support/documentation/data_sheets/ds190-Zynq-7000-Overview.pdf
ug-585 Hardware SoC
https://www.xilinx.com/support/documentation/user_guides/ug585-Zynq-7000-TRM.pdf
ug-821 Software SoC
https://www.xilinx.com/support/documentation/user_guides/ug821-zynq-7000-swdev.pdf
1.4. Video sobre el Entorno de Desarrollo Vivado
https://youtu.be/cKyXZC20KG0
1.5. Diapositivas del Entorno de Desarrollo Vivado
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/380/EntornoVivado.pdf
1.6. Enlaces a la Documentacion de Xilinx sobre el Entorno Vivado
ug-910 Introduccion a Vivado
https://www.xilinx.com/support/documentation/sw_manuals/xilinx2018_2/ug910-vivado-getting-started.pdf
ug-892 Ciclo de desarrollo con Vivado
https://www.xilinx.com/support/documentation/sw_manuals/xilinx2019_2/ug892-vivado-design-flows-overview.pdf
ug-949 Buenas Prácticas de Desarrollo con FPGAs
https://www.xilinx.com/support/documentation/sw_manuals/xilinx2019_2/ug949-vivado-design-methodology.pdf
1.7. Enunciado del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/382/SistemasDigitalesLab1.pdf
1.8. Archivos del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/383/Lab01.zip
2. Trabajo Práctico 2
En este trabajo práctico se realizan los procesos de Elaboración y Síntesis de un sistema digital de mediana complejidad, el cual consiste en una UART como las que se encuentran en los microcontroladores
2.1. Video sobre los Procesos de Elaboración y Síntesis
https://youtu.be/FrnvazH3hsE
2.2. Diapositivas de los Procesos de Elaboración y Síntesis
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/386/ElaboracionYSintesis.pdf
2.3. Enlaces a la Documentación de Xilinx sobre el proceso de Síntesis
ug-901 Síntesis
https://www.xilinx.com/support/documentation/sw_manuals/xilinx2018_3/ug901-vivado-synthesis.pdf
2.4. Enunciado del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/388/SistemasDigitalesLab2.pdf
2.5. Archivos del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/389/Lab02.zip
3. Trabajo Práctico 3
En este trabajo práctico se implementa el sistema del trabajo práctico 2 y se realiza un análisis de temporización del mismo
3.1. Video sobre el Proceso de Implementación y el Análisis de Temporización
https://youtu.be/hWxavbV5SYU
3.2. Diapositivas del Proceso de Implementación y Análisis Temporal
3.3. Enlaces a la Documentación de Xilinx del Proceso de Implementación
https://www.xilinx.com/support/documentation/sw_manuals/xilinx2018_3/ug904-vivado-implementation.pdf
3.4. Enunciado del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/394/SistemasDigitalesLab3.pdf
4. Trabajo Práctico 4
En este trabajo práctico se explica la gestión de IP, y se utilizara el catalogo de IP para agregar un recurso de temporización al sistema
4.1. Video sobre la Gestión de IP
https://youtu.be/0xJcNauffgM
4.2. Diapositivas sobre la Gestión de IP
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/397/HerramientasIP.pdf
4.3. Enlaces a la documentación de Xilinx sobre Gestión de la IP
https://www.xilinx.com/support/documentation/sw_manuals/xilinx2018_2/ug896-vivado-ip.pdf
4.4. Enunciado del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/399/SistemasDigitalesLab4.pdf
4.5. Archivos del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/400/Lab04.zip
5. Trabajo Práctico 5
En este trabajo práctico se aplican restricciones de ubicación y de temporización al sistema digital
5.1. Video sobre Restricciones de Diseño
https://youtu.be/XOl53gxTvXo
5.2. Diapositivas sobre Restricciones de Diseño
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/403/Restricciones.pdf
5.3. Enlaces a la documentación de Xilinx sobre Restricciones de Diseño
https://www.xilinx.com/support/documentation/sw_manuals/xilinx2018_2/ug903-vivado-using-constraints.pdf
5.4. Enunciado del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/405/SistemasDigitalesLab5.pdf
5.5. Archivos del Trabajo Práctico
https://campusgrado.fi.uba.ar/pluginfile.php/47722/mod_book/chapter/406/Lab05.zip